Skip Navigation Linksلیست مقالات ترجمه شده / مقالات ترجمه شده مهندسی كامپيوتر /

عنوان ترجمه شده مقاله: آنالیز معماری سوپراسکالار(فوق عددی) وظیفه طراحی سخت افزار

در این مقاله ما به آنالیز جریان عملی دو پیاده سازی سخت افزار معماری وظیفه سوپراسکالار ( فوق عدد ) می پردازیم.

چکیده

در این مقاله ما به آنالیز جریان عملی دو پیاده سازی سخت افزار معماری وظیفه سوپراسکالار ( فوق عدد ) می پردازیم. وظیفه سوپراسکالار یک وظیفه آزمایشی است که مبتنی بر زمانبندی جریان داده است که وابستگی های داده های درون وظیفه را به صورت دینامیک می یابد، موازی سازی سطح وظیفه را مشخص می کند، و وظیفه ها را در وضعیت خارج ا نوبت اجرا می کند. در این مقاله ما یک پایه پیاده سازی و اجرای معماری وظیفه سوپراسکالار را همانند یک طراحی جدید با کارایی بهبود یافته معرفی می کنیم. ما رفتار پردازش برخی از وظیفه های وابسته و غیر وابسته را با هر دو اساس و طراحی های سخت افزاری بهینه یافته مورد مطالعه قرار می دهیم و نتایج شبیه سازی را با نتایج پیاده سازی حین اجرا مقایسه می کنیم.

کلمات کلیدی: وطیفه سوپراسکالار، زمانبند وظیفه سخت افزار، VHDL

1-مقدمه

در اجرای همزمان فرض این است که هر قسمت مجزا از یک برنامه وظیفه نامیده می شود که به صورت سریال و پشت سر هم در پردازنده اجرا می شوند که اجرای چند قسمت پدید می آیند که به صورت همزمان اتفاق بیافتند. به هر حال، انجام همزمان ( مثلا ایجاد، مدیریت وظایف همزمان شده) برای رسیدن به کارایی بهتر یک چالش سخت و مهم برای سیستم های کنونی با کارایی بالا است. با اینکه تئوری گسترده است، پیچیدگی مدل برنامه سازی موازی سنتی در بیشتر حالات مانع از رسیدن به نتیجه کارایی برنامه نویس می شود.

برخی قسمت بندی کردن های بخشهای حافظه مجازی ارائه شده اند تا همزمان سازی بهتری ارائه شود. سیستم های مدیریت وظیفه در نرم افزارهای دینامیک مانند مدل های برنامه ریزی جریان داده مبتنی بر وظیفه [1,2,3,4,5] از منفعت اصول جریان داده برای بهبود موازی سازی سطح وظیفه و غلبه بر محدودیت های سیستم های مدیریت وظیفه استاتیک استفاده می کند. این مدل ها تلویحا محاسبات و داده ها را زمانبندی می کنند و از وظیفه بجای ساختار مانند یک واحد کاری پایه استفاده می کنند و بنابراین رها کردن برنامه ریز و برنامه نویس از مدیریت موازی سازی را در پی دارد. در حالی که این مدل های برنامه ریزی شباهت های مفهومی را با لوله های سوپراسکالار خارج از نوبت که بخوبی شناخته شده هم هستند به اشتراک می گذارند ( به عنوان مثال آنالیز دینامیک وابستگی داده و زمانبندی جریان داده) ،آنها وابسته به آنالیز وابستگی مبتنی بر نرم افزار هستند که به طور ذاتی کند هستند و توانایی آنها را محدود می کند. مشکل فوق الذکر با تعداد هسته های موجود افزایش می یابد. به منظور حفظ تمام هسته ها به صورت مشغول و سرعت دادن به بهبود کاربرد کل نیاز می شود که این را به وظایف کوچکتر و بیشتری تقسیم کرد. زمانبندی وظیفه ( مثلا ایجاد و مدیریت اجرای وظیفه) در نرم افزار سرریزی ها را معرفی می کند و به طور افزاینده ای با تعداد هسته ها غیر مفید خواهد شد. در مقایسه یک راه حل زمانبندی سخت افزار می تواند به سرعت بهتری برسد و به عنوان یک زمانبند وظیفه سخت افزار به چرخه های کمتری نسبت به نسخه نرم افزار ی برای ارسال یک وظیفه نیاز دارد. بعلاوه یک چینش رمانبندی وظیفه سخت افزار مقیاس پذیرتر و موازی تر نسبت به معادل نرم افزاری است...

 میتوانید از لینک ابتدای صفحه، مقاله انگلیسی را رایگان دانلود فرموده و چکیده انگلیسی و سایر بخش های مقاله را مشاهده فرمایید


موسسه ترجمه البرز اقدام به ترجمه مقاله " مهندسی كامپيوتر " با موضوع " آنالیز معماری سوپراسکالار(فوق عددی) وظیفه طراحی سخت افزار " نموده است که شما کاربر عزیز می توانید پس از دانلود رایگان مقاله انگلیسی و مطالعه ترجمه چکیده و بخشی از مقدمه مقاله، ترجمه کامل مقاله را خریداری نمایید.
عنوان ترجمه فارسی
آنالیز معماری سوپراسکالار(فوق عددی) وظیفه طراحی سخت افزار
نویسنده/ناشر/نام مجله :
Procedia Computer Science
سال انتشار
2013
کد محصول
1001082
تعداد صفحات انگليسی
10
تعداد صفحات فارسی
23
قیمت بر حسب ریال
1,083,500
نوع فایل های ضمیمه
Pdf+Word
حجم فایل
709 کیلو بایت
تصویر پیش فرض


این مقاله ترجمه شده را با دوستان خود به اشتراک بگذارید
سایر مقالات ترجمه شده مهندسی كامپيوتر را مشاهده کنید.
کاربر عزیز، بلافاصله پس از خرید مقاله ترجمه شده مقاله ترجمه شده و با یک کلیک می توانید مقاله ترجمه شده خود را دانلود نمایید. مقاله ترجمه شده خوداقدام نمایید.
جهت خرید لینک دانلود ترجمه فارسی کلیک کنید
جستجوی پیشرفته مقالات ترجمه شده
برای کسب اطلاعات بیشتر، راهنمای فرایند خرید و دانلود محتوا را ببینید
هزینه این مقاله ترجمه شده 1083500 ریال بوده که در مقایسه با هزینه ترجمه مجدد آن بسیار ناچیز است.
اگر امکان دانلود از لینک دانلود مستقیم به هر دلیل برای شما میسر نبود، کد دانلودی که از طریق ایمیل و پیامک برای شما ارسال می شود را در کادر زیر وارد نمایید


این مقاله ترجمه شده مهندسی كامپيوتر در زمینه کلمات کلیدی زیر است:




Task Superscalar
Hardware task scheduler
VHDL

تاریخ انتشار در سایت: 2014-06-24
جستجوی پیشرفته مقالات ترجمه شده

خدمات ترجمه تخصصی و ویرایش مقاله مهندسی كامپيوتر در موسسه البرز

نظرتان در مورد این مقاله ترجمه شده چیست؟

ثبت سفارش جدید