چکیده
یک مبدل ADC ی خطی از آپ امپ های شارژ هدایتشونده برای ایجاد مصالحه بین سرعت، نویز و مصرف توان استفاده میکند. چنین آپ امپی باعث افزایش چهار برابری در سرعت شده و نیز کاهش نویز دو برابری را نیز برای یک مصرف توان مشخص و بهره ولتاژ معلوم، نتیجه میدهد. با استفاده از ویژگی غیرخطی کامل و نیز کالیبراسیون خطای بهره، یک نمونه مبدل تحت فناوری CMOS ی 65 nm پیادهسازی میشود که SNDR ی نایکوئیست 52.2 dB و نیز مصرف توان 19 mW را تحت فرکانس 800 MHz از خود نشان میدهد. این ADC همچنین روش کالیبراسیون جدید مبتنی بر هیستوگرام را نیز اثبات میکند.
1-مقدمه
عملکرد اولیه مبدلهای آنالوگ به دیجیتال (ADC ها) ی خطی در وهله اول به عملکرد آپ امپ های تشکیلدهنده خود وابسته هستند. بهره ولتاژ و نیز محدودههای نوسان خروجی به نوع فناوری و نیز اندازه تغذیه بستگی داشته و الهامبخش روشهای مختلف دیجیتالی برای اصلاح است که استفاده از آپ امپ های بهره پایین را در ADC های رزولوشن بالا نتیجه میدهد [1]-[3]. برای مثال، طراحیهای ارائه شده در [4] – [6]، بهصورت پیوسته پیچیدگی تقویتکننده و نیز بهره مبدل را کاهش داده و در نهایت به یک جفت دیفرانسیلی با بار مقاومتی و فیدبک خازنی رسیده است....
میتوانید از لینک ابتدای صفحه، مقاله انگلیسی را رایگان دانلود فرموده و چکیده انگلیسی و سایر بخش های مقاله را مشاهده فرمایید