Abstract
This paper presents the design of high performance low dynamic power circuits using a new CMOS dynamic logic family, and analyzes power and performance of them, and compares the proposed logic to standard CMOS dynamic logic. Results show that the dynamic power reduces at least 26% and the performance improves at least 4.6 times for a 32 bits ripple carry adder in comparison to standard Domino logic. In other hand charge redistribution, limitation of non-inverting only logic and need for output inverter problems of domino logic are completely eliminated
چکیده
این مقاله طراحی مدارات توان دینامیکی پایین سرعت بالا را با استفاده از یک خانواده منطقی جدید Cmos ارائه می کند و توان و سرعت آنها را بررسی کرده و با Cmos استاندارد مقایسه می کند. نتایج نشان می دهد که توان دینامیکی حداقل 26 درصد کاهش می یابد و سرعت برای ادر 32 بیتی در مقایسه با ادر استاندارد دست کم 6/4 برابر بهبود می یابد. از طرف دیگر توزیع شارژ مجدد ، محدودیت منطق non-inverting و مشکل خروجی اینورتر منطق Domino به طور کامل رفع شده است.
1-مقدمه
Domino Cmos در بسیاری موارد در مدارات مجتمع پرسرعت استفاده شده است. و تعداد device و مساحت سیلیکون را کاهش می دهد و سرعت آن در مقایسه با استاندارد که مکمل Cmos استاتیک است بهبود می یابد...